由主从JK触发器构成的电路如题15图所示,可知该电路实现的功能为()
- A保持
- B置0
- C置1
- D计数
由主从JK触发器构成的电路如题15图所示,可知该电路实现的功能为()
1、D触发器组成的异步时序逻辑电路如题36图所示,该时序电路为()。
D触发器组成的异步时序逻辑电路如题36图所示,该时序电路为()。A四进制减法计算器B四进制加法计算器C八进制减法计算器D八进制加法计算器
2、由两个主从型JK触发器组成的逻辑电路如图a)所示,设Q1、Q2的初始态是0
由两个主从型JK触发器组成的逻辑电路如图a)所示,设Q1、Q2的初始态是0,0,已知输入信号A和脉冲信号(,的波形,如图b)所示,当第二个CP脉冲作用后,Q1、Q2将变为()A1、1B1、0C0...
3、由两个主从型JK触发器组成的逻辑电路如图所示,设Q1、Q2的初始态是00。
由两个主从型JK触发器组成的逻辑电路如图所示,设Q1、Q2的初始态是00。已知输入信号A和脉冲信号cp的波形如图所示,当第二个cp脉冲作用时Q1Q2将变为()。A11B10C01D保持00不变
4、如题22图所示RLC串联电路,保持不变,发生串联谐振时出现的情况()。
如题22图所示RLC串联电路,保持不变,发生串联谐振时出现的情况()。AUC=ULBUC=-ULCU为最大值DU≠UR
5、由JK触发器组成的应用电路如图所示,设触发器的初值都为0,经分析可知这是一
由JK触发器组成的应用电路如图所示,设触发器的初值都为0,经分析可知这是一个()。A同步二进制加法计数器B同步四进制加法计数器C同步三进制计数器D同步三进制减法计数器
6、由主从JK触发器构成的电路如题23图所示,此电路实现了()功能。
由主从JK触发器构成的电路如题23图所示,此电路实现了()功能。